تصميم FPGA المضمن ، الجزء 1 – Verilog

32

الوصف

 

على ماذا حصلت

  • تصميم سلوك الأجهزة باستخدام لغة وصف أجهزة Verilog
  • محاكاة وحدات Verilog.
  • سيأخذك منهج FPGA للتصميم المضمن من خلال تعلم Verilog ، وكيفية محاكاة تصميماتك ، وكيفية جعلها حقيقية في FPGA ، وأخيراً كيفية تصميم واستخدام معالج Soft الخاص بك. سيتم ذلك في سلسلة من الدورات. تتناول هذه الدورة التدريبية الأولى لغة وصف أجهزة Verilog.
  • هذه ليست دورة System Verilog. ومع ذلك ، يعد تعلم Verilog نقطة انطلاق إذا كنت تريد تعلم System Verilog (على غرار تعلم C قبل C ++).

 

 

المتطلبات

تساعد المعرفة الأساسية في البرمجة في بعض الأحيان ، ولكن حالة عدم وجود خبرة في البرمجة يمكن أن تكون ميزة لأنك ستتعلم شيئًا آخر غير البرمجة التسلسلية التقليدية.
على الرغم من توفير تجديد المعلومات في هذه الدورة التدريبية ، إلا أن بعض المعرفة الأساسية بالإلكترونيات الرقمية تساعد دائمًا. ليس بالضرورة أشياء متقدمة ، فقط الأساسيات: بوابات منطقية ، ربما زحافات ، عدادات ، مخازن ثلاثية ، إلخ.
في النهاية ، ستكون لوحة تطوير FPGA مفيدة لبناء واختبار مشاريعك. سنستخدمه بدءًا من الدورة التدريبية الثانية في السلسلة.

 

وصف

هل تشعر أنك تعلمت ما يكفي عن الميكروكونترولر؟ هل تريد معرفة المزيد من تقنيات تصميم التطبيقات المدمجة؟ ماذا عن تقنية تسمح لك بتصميم أنظمة عالية الأداء كما يفعل مصممو المعدات المحترفون؟
إذا كنت لا تزال مهتمًا ، فهذا المنهج يناسبك. ستعلمك سلسلة FPGA Embedded Design فن تصميم FPGA الرائع.

إذن ما هو FPGA على أي حال؟

قبل الانتقال ، دعني أخبرك أن FPGA ليس متحكمًا دقيقًا. إنه ليس جهاز كمبيوتر. حسنًا ، على الأقل ليس إذا كنت لا تريده أن يكون متحكمًا أو كمبيوترًا.

أبسط تفسير وجدته لـ FPGA هو أنه شكل متغير! إنها دائرة متكاملة سوف تتصرف مثل الدائرة المنطقية التي تريدها ، وطريقة إخبارها بالسلوك المطلوب هي ، نعم ، خمنت ذلك ، من خلال البرمجة.

لكنك لن تفعل ذلك بلغة برمجة ، ولكن بلغة وصف الأجهزة!

في هذه الدورة ، ستتعلم لغة Verilog ، وهي إحدى لغات وصف الأجهزة الأكثر استخدامًا (جنبًا إلى جنب مع VHDL). ستتعلم النموذج المتزامن في رمز Verilog وكيفية تصميم الأنظمة الرقمية بهذه اللغة القوية. ستتعلم أيضًا أن هناك العديد من أغراض HDL: تصميم النظام ، والمحاكاة ، والتنفيذ في شريحة تقليدية ، أو بديل FPGA الشهير.

لا تدع هذه الفرصة تفوتك. اتخذ الخطوة الأولى في الجانب الآخر من الأنظمة المضمنة: FPGA Embedded Design. لمن هذه الدورة: أي شخص يريد تعلم تصميم FPGA. صناع Arduino الذين يرغبون في اتخاذ الخطوة التالية في الأنظمة المدمجة. مهندسو الأجهزة الذين يرغبون في التعرف على مجال تصميم FPGA المثير. هذه الدورة ليست للمهندسين ذوي الخبرة المتخصصين في FPGAs.

 

 

 

 

 

 


 

 

 

المراجعات

لا توجد مراجعات بعد.

كن أول من يقيم “تصميم FPGA المضمن ، الجزء 1 – Verilog”

لن يتم نشر عنوان بريدك الإلكتروني. الحقول الإلزامية مشار إليها بـ *